累加器结构(accumulator structure),理学-计算机科学技术-计算机体系结构-计算机组织,中央处理器(CPU)指令系统结构(instruction set architecture)的一种。在累加器结构的中央处理器中,用来存放操作数的存储单元为累加器(accumulator)。执行指令时,累加器不仅负责计算,还隐式地提供一个操作数。另一个操作数需要指令显式给出,指向一个存储器单元。指令的计算结果自动送回累加器。累加器结构计算机的优点是指令字比较短,程序占用的空间比较小。但是,由于CPU内部只有一个可以暂存中间结果的存储单元(即累加器),累加器结构的计算机需要频繁地访问存储器,降低系统的性能。虽然早期的很多计算机采用了累加器结构,但是自1980年以后,通用寄存器结构的计算机逐渐占据了主流。